赛普拉斯用于支持瞬时启动应用的 HyperBus 存储器接口纳入JEDEC xSPI 电气接口标准

2017年12月06日 11:12    eechina
关键词: HyperBus , xSPI , 存储器接口
采用基于 HyperBus 接口的高带宽 HyperFlash和 HyperRAM 存储器的设计更为简化,可缩短无人驾驶和工业 4.0 应用的响应时间

赛普拉斯半导体公司宣布其高带宽 HyperBus 8 位串行存储器接口被纳入 JEDEC 固态技术协会制定的全新 eXpanded SPI (xSPI) 电气接口标准。xSPI 标准定义了高性能 x8 串行接口的兼容性要求,让控制器和芯片组制造商能够设计通用的存储控制器。赛普拉斯 HyperBus 接口被纳入 JEDEC xSPI 标准后,可简化基于 HyperBus 接口的存储器设计,为系统设计人员提供了更多的灵活性,从而实现汽车、工业和物联网应用中的瞬时启动功能。

Cypress-HyperBus-and-JEDEC-.jpg

赛普拉斯是最先洞察高速 8 位总线市场需求的 NOR 闪存供应商,并于 2014 年发布了 HyperBus 接口,率先引入了新一代高性能 NOR 闪存和 RAM 解决方案,实现无人驾驶和工业 4.0 应用的瞬时启动功能。赛普拉斯基于 HyperBus 的存储器包括具备最高性能嵌入式系统所需的带宽的高密度HyperFlash NOR 闪存器件,以及用于需要更大便笺式存储器(scratchpad memory)的系统的高速 HyperRAM 自动刷新动态 RAM (DRAM)器件。更多关于赛普拉斯 HyperBus 接口以及行业领先的高性能存储器的产品信息,请浏览 http://www.cypress.com/products/hyperbus-memory

Cypress-HyperBus-and-xSPI-D.jpg

JEDEC 董事会副主席 Howard Sussman 表示:“赛普拉斯一直是推动制定 xSPI 标准的 JEDEC 工作委员会的主导成员。对于系统集成商来说,JEDEC 标准可以让他们更加便捷地选择兼容 xSP 的闪存器件的备用供应商。同时,该标准提供了统一的 PCB 封装尺寸,并使所有根据标准 xSPI 方法进行存储器系统配置的xSPI 存储器均采用统一的设备驱动程序成为可能。”

xSPI 标准定义了高性能 x8 串行接口的兼容性要求,包括读取和写入命令、电气特性、用于命令和数据传输的信号协议以及球栅阵列 (BGA) 封装中的标准引脚输出。

赛普拉斯闪存事业部副总裁 Rainer Hoehler 表示:“我们坚信,JEDEC这样的知名标准机构发布的开放式行业标准是产品获得广泛市场认可的最佳途径,同时为客户和供应商带来实惠。赛普拉斯的 HyperBus 接口纳入 xSPI 标准后,可以帮助客户更加轻松地实现系统瞬时启动功能。”

关于赛普拉斯 HyperBus 接口

赛普拉斯 HyperBus 高效 12-pin 接口包括一个 8-pin 地址/数据总线,一个差分时钟(两路信号),一个芯片选择和一个控制器读数据选通(read data strobe),可降低整个系统的成本。基于此接口的存储器可缩短系统的反应时间,丰富用户体验。HyperBus 接口可用于许多种高性能应用,例如汽车仪表盘、信息娱乐/导航系统及工厂自动化等。
欢迎分享本文,转载请保留出处:thread-520513-1-1.html     【打印本页】
您需要登录后才可以发表评论 登录 | 立即注册

相关文章

相关视频演示

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
回顶部
博聚网